]> pilppa.com Git - linux-2.6-omap-h63xx.git/commitdiff
MIPS: Alchemy: remove get/set_au1x00_lcd_clock().
authorManuel Lauss <mano@roarinelk.homelinux.net>
Sun, 21 Dec 2008 08:26:20 +0000 (09:26 +0100)
committerRalf Baechle <ralf@linux-mips.org>
Sun, 11 Jan 2009 09:57:26 +0000 (09:57 +0000)
There are no in-tree users, so remove them.

Signed-off-by: Manuel Lauss <mano@roarinelk.homelinux.net>
Signed-off-by: Ralf Baechle <ralf@linux-mips.org>
arch/mips/alchemy/common/clocks.c
arch/mips/alchemy/common/time.c
arch/mips/include/asm/mach-au1x00/au1000.h

index 043429d17c5fd9ec1e3b9ccf01b7f51cf4621d4c..a8170fda4932906268e3bb1116cf9f7218d6c3ca 100644 (file)
@@ -30,7 +30,6 @@
 #include <asm/mach-au1x00/au1000.h>
 
 static unsigned int au1x00_clock; /*  Hz */
-static unsigned int lcd_clock;    /* KHz */
 static unsigned long uart_baud_base;
 
 /*
@@ -61,33 +60,3 @@ void set_au1x00_uart_baud_base(unsigned long new_baud_base)
 {
        uart_baud_base = new_baud_base;
 }
-
-/*
- * Calculate the Au1x00's LCD clock based on the current
- * cpu clock and the system bus clock, and try to keep it
- * below 40 MHz (the Pb1000 board can lock-up if the LCD
- * clock is over 40 MHz).
- */
-void set_au1x00_lcd_clock(void)
-{
-       unsigned int static_cfg0;
-       unsigned int sys_busclk = (get_au1x00_speed() / 1000) /
-                                 ((int)(au_readl(SYS_POWERCTRL) & 0x03) + 2);
-
-       static_cfg0 = au_readl(MEM_STCFG0);
-
-       if (static_cfg0 & (1 << 11))
-               lcd_clock = sys_busclk / 5; /* note: BCLK switching fails with D5 */
-       else
-               lcd_clock = sys_busclk / 4;
-
-       if (lcd_clock > 50000) /* Epson MAX */
-               printk(KERN_WARNING "warning: LCD clock too high (%u KHz)\n",
-                                   lcd_clock);
-}
-
-unsigned int get_au1x00_lcd_clock(void)
-{
-       return lcd_clock;
-}
-EXPORT_SYMBOL(get_au1x00_lcd_clock);
index 563d9390a87269889e3dee6118fb8e4dd5f7e9c6..68d714258e92990881f2843adcb0e5ec6ba926a6 100644 (file)
@@ -224,7 +224,6 @@ void __init plat_time_init(void)
        printk(KERN_INFO "CPU frequency %u.%02u MHz\n",
               est_freq / 1000000, ((est_freq % 1000000) * 100) / 1000000);
        set_au1x00_speed(est_freq);
-       set_au1x00_lcd_clock(); /* program the LCD clock */
 
 #ifdef CONFIG_PM
        /*
index a7ba35247c8ad4940237481e4fcaee18743d334c..d07632e3230b4d263d68e550dae23be4e82057e0 100644 (file)
@@ -97,8 +97,6 @@ extern void set_au1x00_speed(unsigned int new_freq);
 extern unsigned int get_au1x00_speed(void);
 extern void set_au1x00_uart_baud_base(unsigned long new_baud_base);
 extern unsigned long get_au1x00_uart_baud_base(void);
-extern void set_au1x00_lcd_clock(void);
-extern unsigned int get_au1x00_lcd_clock(void);
 
 /*
  * Every board describes its IRQ mapping with this table.